[图]MIT成功开发微加工技术 可将3D晶体管工艺缩小至2.5nm

2018年12月10日 14:06 次阅读 稿源:cnBeta.COM 条评论

摩尔定律是指计算机芯片上的晶体管数量每隔2年左右会翻一番,并在过去数十年中成功验证。不过伴随着生产工艺要求的提升,越来越多的人质疑未来摩尔定律是否依然有效。麻省理工学院和科罗拉多大学的工程师近日成功研发出新的微加工技术,可用于生产有史以来最小的3D晶体管,尺寸是目前主流商用产品的三分之一。

smallest-transistors-1.jpg

几年前,芯片行业的标准是14nm生产工艺,是指每个晶体管的宽度。目前在商业领域,iPhone XR、iPhone XS和iPhone XS Max上装备的A12 Bionic芯片就是7nm生产工艺,而且目前已经有生产厂商开始试验5nm生产工艺。而研究人员开发的一些新晶体管再次将其减半,根据测量创纪录的达到2.5纳米宽。

为了制造它们,该团队在新进开发的微加工工艺热原子层蚀刻(thermal ALE)基础上进行了改进。首先他们将称之为铟镓砷(indium gallium arsenide)的合金半导体材料暴露于氟化氢(hydrogen fluoride)上,用于在基板表面上形成薄薄的金属氟化物层。

接下来该团队添加了一种名为二甲基氯化铝(DMAC)的有机化合物,用于触发配位体交换(ligand exchange)的化学反应。DMAC中名为“ligands”的离子和金属氟化物层中的原子结合,因此当DMAC被清除时,它将单个原子从金属表面上剥离。每次刻蚀仅0.2纳米,当重复数百次过程时,蚀刻精度可以达到令人惊叹的地步。

该研究的第一作者卢文杰说:“这就有点像是一层层的剥洋葱。在每个循环中,我们只能蚀刻掉2%的纳米材料。这使我们具有超高的精度和对过程的精确控制。”研究人员使用该技术制造了FinFET(鳍片场效应晶体管),通常情况下精度为5nm,而最高精度可以达到2.5纳米。

活动入口:

Verisign - 用.com - 亮实力

对文章打分

[图]MIT成功开发微加工技术 可将3D晶体管工艺缩小至2.5nm

1 (9%)
已有 条意见
腾讯云

    最新资讯

    加载中...

    今日最热

    加载中...

    热门评论

      Top 10

      招聘


      Advertisment ad adsense googles cpro.baidu.com
      created by ceallan